ООО Микропроект


Русский  |  English



ООО Микропроект - разработки в области интегральной электроники
Главная страницаО компанииСФ-блокиРазработка и проектированиеРешенияКонтактная информация
Решения


Автоматизация проектирования аналоговых микросхем

Сокращение сроков проектирования за счет использования параметрической оптимизации, аналогового синтеза и повторного использования существующих разработок


Генераторы модулей IP

Специализированные программы синтеза отдельных типов аналоговых схем


Создание библиотек параметризованных модулей

Создание библиотек конфигурируемых (параметризуемых) модулей (усилители, дифкаскады, токовые зеркала и т.д.)


Система верификации IP-Q

Автоматизированная система верификации и характеризации СФ-блоков
Создание библиотек параметризованных модулей

   Уровни иерархии современных аналоговых и аналого-цифровых СБИС можно представить следующим образом:
- отдельные элементы (транзисторы, резисторы и т.д.);
- элементарные (базовые) аналоговые/цифровые узлы (дифференциальные каскады, источники тока, буферы);
- функциональные блоки (усилители, фильтры и т.п.);
- системные блоки (ВЧ тракты, АЦП, ЦАП, ФАПЧ);
- уровень всей системы
   При этом отдельные элементы в топологическом представлении также состоят из набора различных областей (полигонов), т.е имеют внутреннюю иерархию и структуру. Например, МОП-транзистор состоит из активной области, области затвора, контактов к металлам, самих металлов и т.д.
   В современных САПР пользователь обычно не проектирует топологию отдельных элементов, он лишь задает их параметры, а система сама создает требуемую топологию элемента. Таким образом, при создании топологии отдельных элементов используется принцип параметризованных ячеек – PCELL.
   Идея состоит в том, чтобы использовать этот принцип при создании топологии следующего уровня, т.е. элементарных аналоговых/цифровых узлов, в которых взаимосвязи и геометрия расположения элементов будет описана по аналогии с геометрией полигонов в самих элементах, например, с помощью программ на языке SKILL.
  Использование данного подхода позволит сэкономить время на разработку топологии элементарных, часто повторяющихся узлов.
  Сейчас подобные библиотеки параметризованных модулей разрабатываются для всех перспективных технологий, в первую очередь для процессов КМОП 0.18 – 0.13 мкм.

ООО "МИКРОПРОЕКТ" © 2008